芯片封装的封装步骤 芯片封装工艺流程


芯片的封装是怎么区别的 。芯片封装方式一览:
1、BGA(ball grid array)
球形触点陈列 , 表面贴装型封装之一 。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚 , 在印刷基板的正面装配LSI 芯片 , 然后用模压树脂或灌封方法进行密封 。也称为凸点陈列载体(PAC) 。引脚可超过200 , 是多引脚LSI 用的一种封装 。封装本体也可做得比QFP(四侧引脚扁平封装)小 。例如 , 引脚中心距为1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方 。而且BGA 不 用担心QFP 那样的引脚变形问题 。该封装是美国Motorola 公司开发的 , 首先在便携式电话等设备中被采用 , 今后在美国有可能在个人计算机中普及 。最初 , BGA 的引脚(凸点)中心距为1.5mm , 引脚数为225 。现在也有一些LSI 厂家正在开发500 引脚的BGA 。BGA 的问题是回流焊后的外观检查 。现在尚不清楚是否有效的外观检查方法 。有的认为 , 由于焊接的中心距较大 , 连接可以看作是稳定的 , 只能通过功能检查来处理 。美国Motorola 公司把用模压树脂密封的封装称为OMPAC , 而把灌封方法密封的封装称为GPAC(见OMPAC 和GPAC) 。
2、BQFP(quad flat package with bumper)
带缓冲垫的四侧引脚扁平封装 。QFP 封装之一 , 在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形 。美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装 。引脚中心距0.635mm , 引脚数从84 到196 左右(见QFP) 。
3、碰焊PGA(butt joint pin grid array)
表面贴装型PGA 的别称(见表面贴装型PGA) 。
4、C-(ceramic)
表示陶瓷封装的记号 。例如 , CDIP 表示的是陶瓷DIP 。是在实际中经常使用的记号 。
5、Cerdip
用玻璃密封的陶瓷双列直插式封装 , 用于ECL RAM , DSP(数字信号处理器)等电路 。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等 。引脚中心距2.54mm , 引脚数从8 到42 。在日本 , 此封装表示为DIP-G(G 即玻璃密封的意思) 。
6、Cerquad
表面贴装型封装之一 , 即用下密封的陶瓷QFP , 用于封装DSP 等的逻辑LSI 电路 。带有窗口的Cerquad 用于封装EPROM 电路 。散热性比塑料QFP 好 , 在自然空冷条件下可容许1.5~ 2W 的功率 。但封装成本比塑料QFP 高3~5 倍 。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm 等多种规格 。引脚数从32 到368 。
7、CLCC(ceramic leaded chip carrier)
带引脚的陶瓷芯片载体 , 表面贴装型封装之一 , 引脚从封装的四个侧面引出 , 呈丁字形 。
带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等 。此封装也称为QFJ、QFJ-G(见QFJ) 。
8、COB(chip on board)
板上芯片封装 , 是裸芯片贴装技术之一 , 半导体芯片交接贴装在印刷线路板上 , 芯片与基板的电气连接用引线缝合方法实现 , 芯片与基板的电气连接用引线缝合方法实现 , 并用树脂覆盖以确保可靠性 。虽然COB 是最简单的裸芯片贴装技术 , 但它的封装密度远不如TAB 和倒片焊技术 。
9、DFP(dual flat package)
双侧引脚扁平封装 。是SOP 的别称(见SOP) 。以前曾有此称法 , 现在已基本上不用 。
10、DIC(dual in-line ceramic package)
陶瓷DIP(含玻璃密封)的别称(见DIP).
11、DIL(dual in-line)
DIP 的别称(见DIP) 。欧洲半导体厂家多用此名称 。
12、DIP(dual in-line package)
双列直插式封装 。插装型封装之一 , 引脚从封装两侧引出 , 封装材料有塑料和陶瓷两种 。DIP 是最普及的插装型封装 , 应用范围包括标准逻辑IC , 存贮器LSI , 微机电路等 。引脚中心距2.54mm , 引脚数从6 到64 。封装宽度通常为15.2mm 。有的把宽度为7.52mm和10.16mm 的封装分别称为skinny DIP 和slim DIP(窄体型DIP) 。但多数情况下并不加区分 , 只简单地统称为DIP 。另外 , 用低熔点玻璃密封的陶瓷DIP 也称为cerdip(见cerdip) 。
13、DSO(dual small out-lint)
双侧引脚小外形封装 。SOP 的别称(见SOP) 。部分半导体厂家采用此名称 。
14、DICP(dual tape carrier package)
双侧引脚带载封装 。TCP(带载封装)之一 。引脚制作在绝缘带上并从封装两侧引出 。由于利用的是TAB(自动带载焊接)技术 , 封装外形非常薄 。常用于液晶显示驱动LSI , 但多数为定制品 。另外 , 0.5mm 厚的存储器LSI 簿形封装正处于开发阶段 。在日本 , 按照EIAJ(日本电子机械工业)会标准规定 , 将DICP 命名为DTP 。
15、DIP(dual tape carrier package)
同上 。日本电子机械工业会标准对DTCP 的命名(见DTCP) 。
16、FP(flat package)
扁平封装 。表面贴装型封装之一 。QFP 或SOP(见QFP 和SOP)的别称 。部分半导体厂家采用此名称 。
17、flip-chip
倒焊芯片 。裸芯片封装技术之一 , 在LSI 芯片的电极区制作好金属凸点 , 然后把金属凸点与印刷基板上的电极区进行压焊连接 。封装的占有面积基本上与芯片尺寸相同 。是所有封装技术中体积最小、最薄的一种 。但如果基板的热膨胀系数与LSI 芯片不同 , 就会在接合处产生反应 , 从而影响连接的可靠性 。因此必须用树脂来加固LSI 芯片 , 并使用热膨胀系数基本相同的基板材料 。
18、FQFP(fine pitch quad flat package)
小引脚中心距QFP 。通常指引脚中心距小于0.65mm 的QFP(见QFP) 。部分导导体厂家采用此名称 。
19、CPAC(globe top pad array carrier)
美国Motorola 公司对BGA 的别称(见BGA) 。
20、CQFP(quad fiat package with guard ring)
带保护环的四侧引脚扁平封装 。塑料QFP 之一 , 引脚用树脂保护环掩蔽 , 以防止弯曲变形 。在把LSI 组装在印刷基板上之前 , 从保护环处切断引脚并使其成为海鸥翼状(L 形状) 。这种封装在美国Motorola 公司已批量生产 。引脚中心距0.5mm , 引脚数最多为208 左右 。
21、H-(with heat sink)
表示带散热器的标记 。例如 , HSOP 表示带散热器的SOP 。
22、pin grid array(surface mount type)
表面贴装型PGA 。通常PGA 为插装型封装 , 引脚长约3.4mm 。表面贴装型PGA 在封装的底面有陈列状的引脚 , 其长度从1.5mm 到2.0mm 。贴装采用与印刷基板碰焊的方法 , 因而也称为碰焊PGA 。因为引脚中心距只有1.27mm , 比插装型PGA 小一半 , 所以封装本体可制作得不怎么大 , 而引脚数比插装型多(250~528) , 是大规模逻辑LSI 用的封装 。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数 。以多层陶瓷基材制作封装已经实用化 。
23、JLCC(J-leaded chip carrier)
J 形引脚芯片载体 。指带窗口CLCC 和带窗口的陶瓷QFJ 的别称(见CLCC 和QFJ) 。部分半导体厂家采用的名称 。
24、LCC(Leadless chip carrier)
无引脚芯片载体 。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装 。是高速和高频IC 用封装 , 也称为陶瓷QFN 或QFN-C(见QFN) 。
25、LGA(land grid array)
触点陈列封装 。即在底面制作有阵列状态坦电极触点的封装 。装配时插入插座即可 。现已实用的有227 触点(1.27mm 中心距)和447 触点(2.54mm 中心距)的陶瓷LGA , 应用于高速逻辑LSI 电路 。LGA 与QFP 相比 , 能够以比较小的封装容纳更多的输入输出引脚 。另外 , 由于引线的阻抗小 , 对于高速LSI 是很适用的 。但由于插座制作复杂 , 成本高 , 现在基本上不怎么使用 。预计今后对其需求会有所增加 。
26、LOC(lead on chip)
芯片上引线封装 。LSI 封装技术之一 , 引线框架的前端处于芯片上方的一种结构 , 芯片的中心附近制作有凸焊点 , 用引线缝合进行电气连接 。与原来把引线框架布置在芯片侧面附近的结构相比 , 在相同大小的封装中容纳的芯片达1mm 左右宽度 。
27、LQFP(low profile quad flat package)
薄型QFP 。指封装本体厚度为1.4mm 的QFP , 是日本电子机械工业会根据制定的新QFP外形规格所用的名称 。
28、L-QUAD
陶瓷QFP 之一 。封装基板用氮化铝 , 基导热率比氧化铝高7~8 倍 , 具有较好的散热性 。封装的框架用氧化铝 , 芯片用灌封法密封 , 从而抑制了成本 。是为逻辑LSI 开发的一种封装 , 在自然空冷条件下可容许W3的功率 。现已开发出了208 引脚(0.5mm 中心距)和160 引脚(0.65mm中心距)的LSI 逻辑用封装 , 并于1993 年10 月开始投入批量生产 。
29、MCM(multi-chip module)
多芯片组件 。将多块半导体裸芯片组装在一块布线基板上的一种封装 。根据基板材料可分为MCM-L , MCM-C 和MCM-D 三大类 。MCM-L 是使用通常的玻璃环氧树脂多层印刷基板的组件 。布线密度不怎么高 , 成本较低 。MCM-C 是用厚膜技术形成多层布线 , 以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件 , 与使用多层陶瓷基板的厚膜混合IC 类似 。两者无明显差别 。布线密度高于MCM-L 。MCM-D 是用薄膜技术形成多层布线 , 以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组件 。布线密谋在三种组件中是最高的 , 但成本也高 。
30、MFP(mini flat package)
小形扁平封装 。塑料SOP 或SSOP 的别称(见SOP 和SSOP) 。部分半导体厂家采用的名称 。
31、MQFP(metric quad flat package)
按照JEDEC(美国联合电子设备委员会)标准对QFP 进行的一种分类 。指引脚中心距为
0.65mm、本体厚度为3.8mm~2.0mm 的标准QFP(见QFP) 。
32、MQUAD(metal quad)
美国Olin 公司开发的一种QFP 封装 。基板与封盖均采用铝材 , 用粘合剂密封 。在自然空冷条件下可容许2.5W~2.8W 的功率 。日本新光电气工业公司于1993 年获得特许开始生产 。
33、MSP(mini square package)
QFI 的别称(见QFI) , 在开发初期多称为MSP 。QFI 是日本电子机械工业会规定的名称 。
34、OPMAC(over molded pad array carrier)
模压树脂密封凸点陈列载体 。美国Motorola 公司对模压树脂密封BGA 采用的名称(见
BGA) 。
35、P-(plastic)
表示塑料封装的记号 。如PDIP 表示塑料DIP 。
36、PAC(pad array carrier)
凸点陈列载体 , BGA 的别称(见BGA) 。
37、PCLP(printed circuit board leadless package)
印刷电路板无引线封装 。日本富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN) 。引脚中心距有0.55mm 和0.4mm 两种规格 。目前正处于开发阶段 。
38、PFPF(plastic flat package)
塑料扁平封装 。塑料QFP 的别称(见QFP) 。部分LSI 厂家采用的名称 。
39、PGA(pin grid array)
陈列引脚封装 。插装型封装之一 , 其底面的垂直引脚呈陈列状排列 。封装基材基本上都采用多层陶瓷基板 。在未专门表示出材料名称的情况下 , 多数为陶瓷PGA , 用于高速大规模逻辑LSI 电路 。成本较高 。引脚中心距通常为2.54mm , 引脚数从64 到447 左右 。了为降低成本 , 封装基材可用玻璃环氧树脂印刷基板代替 。也有64~256 引脚的塑料PGA 。
另外 , 还有一种引脚中心距为1.27mm 的短引脚表面贴装型PGA(碰焊PGA) 。(见表面贴装
型PGA) 。
40、piggy back
驮载封装 。指配有插座的陶瓷封装 , 形关与DIP、QFP、QFN 相似 。在开发带有微机的设备时用于评价程序确认操作 。例如 , 将EPROM 插入插座进行调试 。这种封装基本上都是定制品 , 市场上不怎么流通 。
41、PLCC(plastic leaded chip carrier)
带引线的塑料芯片载体 。表面贴装型封装之一 。引脚从封装的四个侧面引出 , 呈丁字形 , 
是塑料制品 。美国德克萨斯仪器公司首先在64k 位DRAM 和256kDRAM 中采用 , 现在已经普及用于逻辑LSI、DLD(或程逻辑器件)等电路 。引脚中心距1.27mm , 引脚数从18 到84 。
J 形引脚不易变形 , 比QFP 容易操作 , 但焊接后的外观检查较为困难 。PLCC 与LCC(也称QFN)相似 。以前 , 两者的区别仅在于前者用塑料 , 后者用陶瓷 。但现在已经出现用陶瓷制作的J 形引脚封装和用塑料制作的无引脚封装(标记为塑料LCC、PCLP、P-LCC 等) , 已经无法分辨 。为此 , 日本电子机械工业会于1988 年决定 , 把从四侧引出J 形引脚的封装称为QFJ , 把在四侧带有电极凸点的封装称为QFN(见QFJ 和QFN) 。
42、P-LCC(plastic teadless chip carrier)(plastic leaded chip currier)
有时候是塑料QFJ 的别称 , 有时候是QFN(塑料LCC)的别称(见QFJ 和QFN) 。部分LSI 厂家用PLCC 表示带引线封装 , 用P-LCC 表示无引线封装 , 以示区别 。
43、QFH(quad flat high package)
四侧引脚厚体扁平封装 。塑料QFP 的一种 , 为了防止封装本体断裂 , QFP 本体制作得 较厚(见QFP) 。部分半导体厂家采用的名称 。
44、QFI(quad flat I-leaded packgac)
四侧I 形引脚扁平封装 。表面贴装型封装之一 。引脚从封装四个侧面引出 , 向下呈I 字 。
也称为MSP(见MSP) 。贴装与印刷基板进行碰焊连接 。由于引脚无突出部分 , 贴装占有面积小于QFP 。日立制作所为视频模拟IC 开发并使用了这种封装 。此外 , 日本的Motorola 公司的PLL IC也采用了此种封装 。引脚中心距1.27mm , 引脚数从18 于68 。
45、QFJ(quad flat J-leaded package)
四侧J 形引脚扁平封装 。表面贴装封装之一 。引脚从封装四个侧面引出 , 向下呈J 字形 。是日本电子机械工业会规定的名称 。引脚中心距1.27mm 。材料有塑料和陶瓷两种 。塑料QFJ 多数情况称为PLCC(见PLCC) , 用于微机、门陈列、DRAM、ASSP、OTP 等电路 。引脚数从18 至84 。陶瓷QFJ 也称为CLCC、JLCC(见CLCC) 。带窗口的封装用于紫外线擦除型EPROM 以及带有EPROM 的微机芯片电路 。引脚数从32 至84 。
46、QFN(quad flat non-leaded package)
四侧无引脚扁平封装 。表面贴装型封装之一 。现在多称为LCC 。QFN 是日本电子机械工业会规定的名称 。封装四侧配置有电极触点 , 由于无引脚 , 贴装占有面积比QFP 小 , 高度比QFP低 。但是 , 当印刷基板与封装之间产生应力时 , 在电极接触处就不能得到缓解 。因此电极触点难于作到QFP 的引脚那样多 , 一般从14 到100 左右 。材料有陶瓷和塑料两种 。当有LCC 标记时基本上都是陶瓷QFN 。电极触点中心距1.27mm 。塑料QFN 是以玻璃环氧树脂印刷基板基材的一种低成本封装 。电极触点中心距除1.27mm 外 , 还有0.65mm 和0.5mm 两种 。这种封装也称为塑料LCC、PCLC、P-LCC 等 。
47、QFP(quad flat package)
四侧引脚扁平封装 。表面贴装型封装之一 , 引脚从四个侧面引出呈海鸥翼(L)型 。基材有陶瓷、金属和塑料三种 。从数量上看 , 塑料封装占绝大部分 。当没有特别表示出材料时 , 多数情况为塑料QFP 。塑料QFP 是最普及的多引脚LSI 封装 。不仅用于微处理器 , 门陈列等数字逻辑LSI 电路 , 而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路 。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm 等多种规格 。0.65mm 中心距规格中最多引脚数为304 。日本将引脚中心距小于0.65mm 的QFP 称为QFP(FP) 。但现在日本电子机械工业会对QFP的外形规格进行了重新评价 。在引脚中心距上不加区别 , 而是根据封装本体厚度分为QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种 。另外 , 有的LSI 厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP 。但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP , 至使名称稍有一些混乱 。QFP 的缺点是 , 当引脚中心距小于0.65mm 时 , 引脚容易弯曲 。为了防止引脚变形 , 现已出现了几种改进的QFP 品种 。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂保护环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP(见TPQFP) 。在逻辑LSI 方面 , 不少开发品和高可靠品都封装在多层陶瓷QFP 里 。引脚中心距最小为0.4mm、引脚数最多为348 的产品也已问世 。此外 , 也有用玻璃密封的陶瓷QFP(见Gerqad) 。
48、QFP(FP)(QFP fine pitch)
小中心距QFP 。日本电子机械工业会标准所规定的名称 。指引脚中心距为0.55mm、0.4mm、0.3mm 等小于0.65mm 的QFP(见QFP) 。
49、QIC(quad in-line ceramic package)
陶瓷QFP 的别称 。部分半导体厂家采用的名称(见QFP、Cerquad) 。
50、QIP(quad in-line plastic package)
塑料QFP 的别称 。部分半导体厂家采用的名称(见QFP) 。
51、QTCP(quad tape carrier package)
四侧引脚带载封装 。TCP 封装之一 , 在绝缘带上形成引脚并从封装四个侧面引出 。是利用TAB 技术的薄型封装(见TAB、TCP) 。
52、QTP(quad tape carrier package)
四侧引脚带载封装 。日本电子机械工业会于1993 年4 月对QTCP 所制定的外形规格所用的名称(见TCP) 。
53、QUIL(quad in-line)
QUIP 的别称(见QUIP) 。
54、QUIP(quad in-line package)
四列引脚直插式封装 。引脚从封装两个侧面引出 , 每隔一根交错向下弯曲成四列 。引脚中心距1.27mm , 当插入印刷基板时 , 插入中心距就变成2.5mm 。因此可用于标准印刷线路板 。是比标准DIP 更小的一种封装 。日本电气公司在台式计算机和家电产品等的微机芯片中采用了些种封装 。材料有陶瓷和塑料两种 。引脚数64 。
55、SDIP (shrink dual in-line package)
收缩型DIP 。插装型封装之一 , 形状与DIP 相同 , 但引脚中心距(1.778mm)小于DIP(2.54mm) , 因而得此称呼 。引脚数从14 到90 。也有称为SH-DIP 的 。材料有陶瓷和塑料两种 。
56、SH-DIP(shrink dual in-line package)
同SDIP 。部分半导体厂家采用的名称 。
57、SIL(single in-line)
SIP 的别称(见SIP) 。欧洲半导体厂家多采用SIL 这个名称 。
58、SIMM(single in-line memory module)
单列存贮器组件 。只在印刷基板的一个侧面附近配有电极的存贮器组件 。通常指插入插座的组件 。标准SIMM 有中心距为2.54mm 的30 电极和中心距为1.27mm 的72 电极两种规格 。在印刷基板的单面或双面装有用SOJ 封装的1 兆位及4 兆位DRAM 的SIMM 已经在个人计算机、工作站等设备中获得广泛应用 。至少有30~40%的DRAM 都装配在SIMM 里 。
59、SIP(single in-line package)
单列直插式封装 。引脚从封装一个侧面引出 , 排列成一条直线 。当装配到印刷基板上时封装呈侧立状 。引脚中心距通常为2.54mm , 引脚数从2 至23 , 多数为定制产品 。封装的形状各异 。也有的把形状与ZIP 相同的封装称为SIP 。
60、SK-DIP(skinny dual in-line package)
DIP 的一种 。指宽度为7.62mm、引脚中心距为2.54mm 的窄体DIP 。通常统称为DIP(见
DIP) 。
61、SL-DIP(slim dual in-line package)
DIP 的一种 。指宽度为10.16mm , 引脚中心距为2.54mm 的窄体DIP 。通常统称为DIP 。
62、SMD(surface mount devices)
表面贴装器件 。偶而 , 有的半导体厂家把SOP 归为SMD(见SOP) 。
63、SO(small out-line)
SOP 的别称 。世界上很多半导体厂家都采用此别称 。(见SOP) 。
64、SOI(small out-line I-leaded package)
I 形引脚小外型封装 。表面贴装型封装之一 。引脚从封装双侧引出向下呈I 字形 , 中心距1.27mm 。贴装占有面积小于SOP 。日立公司在模拟IC(电机驱动用IC)中采用了此封装 。引脚数26 。
65、SOIC(small out-line integrated circuit)
SOP 的别称(见SOP) 。国外有许多半导体厂家采用此名称 。
66、SOJ(Small Out-Line J-Leaded Package)
J 形引脚小外型封装 。表面贴装型封装之一 。引脚从封装两侧引出向下呈J 字形 , 故此得名 。通常为塑料制品 , 多数用于DRAM 和SRAM 等存储器LSI 电路 , 但绝大部分是DRAM 。用SOJ封装的DRAM 器件很多都装配在SIMM 上 。引脚中心距1.27mm , 引脚数从20 至40(见SIMM) 。
67、SQL(Small Out-Line L-leaded package)
按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP) 。
68、SONF(Small Out-Line Non-Fin)
无散热片的SOP 。与通常的SOP 相同 。为了在功率IC 封装中表示无散热片的区别 , 有意增添了NF(non-fin)标记 。部分半导体厂家采用的名称(见SOP) 。
69、SOF(small Out-Line package)
小外形封装 。表面贴装型封装之一 , 引脚从封装两侧引出呈海鸥翼状(L 字形) 。材料有塑料和陶瓷两种 。另外也叫SOL 和DFP 。SOP 除了用于存储器LSI 外 , 也广泛用于规模不太大的ASSP 等电路 。在输入输出端子不超过10~40 的领域 , SOP 是普及最广的表面贴装封装 。引脚中心距1.27mm , 引脚数从8~44 。另外 , 引脚中心距小于1.27mm 的SOP 也称为SSOP;装配高度不到1.27mm 的SOP 也称为TSOP(见SSOP、TSOP) 。还有一种带有散热片的SOP 。
70、SOW (Small Outline Package(Wide-Jype))
宽体SOP 。部分半导体厂家采用的名称.
集成电路芯片的封装形式有哪些1 封装
集成电路的封装形式是安装半导体集成电路芯片用的外壳 。它不仅起着安装、固定、密封、保护芯片及增强电热性能等方面的作用 , 同时还通过芯片上的接点用导线连接到封装外壳的引脚上 , 这些引脚又通过印制电路板上的导线与其他器件相连接 , 从而实现内部芯片与外部电路的连接 。封装技术的好坏又直接影响到芯片自身性能的发挥和与之连接的印制电路板(PCB)的设计和制造 。因此封装形式是至关重要的 。
集成电路的封装形式有多种 。按照封装外形分 , 主要有直插式封装、贴片式封装、BOA封装、CSP封装等类型 。按照封装材料分 , 主要有金属封装、塑料封装和陶瓷封装等 。常见集成电路的封装形式如表1所示 。
表1 常见集成电路的封装形
2 集成电路的引脚识别
集成电路通常有多个引脚 , 每一个引脚都有其相应的功能 。使用集成电路前 , 必须认真识别集成电路的引脚 , 确认电源、接地端、输人、输出、控制端等的引脚号 , 以免因接错而损坏器件 。
几种常见的集成电路封装形式及引脚识别如表2所示 。
表2 几种常见的集成电路封装形式及引脚识别
集成电路的封装形式有晶体管式封装、扁平封装和直插式封装 。集成电路的引脚排列次序有一定规律 , 一般是从外壳顶部向下看 , 从左下角按逆时针方向读数 , 其中第一脚附近一般有参考标志 , 如缺口、凹坑、斜面、色点等 。引脚排列的一般顺序如下 。
①缺口 。在集成电路的一端有一半圆形或方形的缺口 。
②凹坑、色点或金属片 。在集成电路一角有凹坑、色点或金属片 。
③斜面、切角 。在集成电路一角或散热片上有斜面切角 。
④无识别标记 。在整个集成电路上无任何识别标记 , 一般可将集成电路型号面对自己 , 正视型号 , 从左下向右逆时针依次为1、2、3……
⑤有反向标志“R”的集成电路 。某些集成电路型号末尾标有“R”字样 , 如HA××××A、HA××××AR 。若其型号后缀中有一字母R , 则表明其引脚顺序为自右向左反向排列 。例如 , MS115P与M5115PR、HA1339A与HA1339B、HA1366W与HA1366WR等 , 前者其引脚排列顺序自左向右为正向排列 , 后者其引脚排列顺序则自右向左为反向排列 。
以上两种集成电路的电气性能一样 , 只是引脚互相相反 。
⑥金属圆壳形 。此类集成电路的引脚 , 不同厂家有不同的排列顺序 , 使用前应查阅有关资料 。
⑦三端集成稳压器 。一般都无识别标记 , 各种集成电路有各种不同的引脚 。
芯片流片和封装的区别
芯片流片和封装的区别是:封装是商业量产 , 流片是试生产 。
1、封装指的是芯片进入正常商业量产阶段 , 是芯片制造的最后流程 。
2、流片是指像流水线一样通过一系列工艺步骤制造芯片 , 该词在集成电路设计领域 , 流片指的是试生产 。就是说设计完电路以后 , 先生产几片几十片 , 供测试用 。如果测试通过 , 就照着这个样子开始大规模生产了 。两者是芯片制造的不同阶段 。
芯片类封装形式分哪几种为了起保护 , 运输 , 焊接方便等作用 , 经过加工的硅片都要封装起来 , 没有封装的叫裸片 。
芯片的封装分为直插和贴片两种 , 现有直插 , 后有贴片 , 贴片封装比直插的要好得多 。
直插常见的有:
DIP,陶封DIP,SIP,ZIP,TO03 , TO05 , TO92
贴片常见的有:SOP,TSOP,SSOP,TSSOP,BGA,QFP,TQFP,
SOT223 , PLCC,等
芯片封装的封装步骤板上芯片(ChipOnBoard,COB)工艺过程首先是在基底表面用导热环氧树脂(一般用掺银颗粒的环氧树脂)覆盖硅片安放点 , 然后将硅片直接安放在基底表面 , 热处理至硅片牢固地固定在基底为止 , 随后再用丝焊的方法在硅片和基底之间直接建立电气连接。
裸芯片技术主要有两种形式:一种是COB技术 , 另一种是倒装片技术(FlipChip) 。板上芯片封装(COB) , 半导体芯片交接贴装在印刷线路板上 , 芯片与基板的电气连接用引线缝合方法实现 , 芯片与基板的电气连接用引线缝合方法实现 , 并用树脂覆盖以确保可靠性 。虽然COB是最简单的裸芯片贴装技术 , 但它的封装密度远不如TAB和倒片焊技术。(1)热压焊
利用加热和加压力使金属丝与焊区压焊在一起 。其原理是通过加热和加压力 , 使焊区(如AI)发生塑性形变同时破坏压焊界面上的氧化层 , 从而使原子间产生吸引力达到“键合”的目的 , 此外 , 两金属界面不平整加热加压时可使上下的金属相互镶嵌 。此技术一般用为玻璃板上芯片COG。
(2)超声焊
超声焊是利用超声波发生器产生的能量 , 通过换能器在超高频的磁场感应下 , 迅速伸缩产生弹性振动 , 使劈刀相应振动 , 同时在劈刀上施加一定的压力 , 于是劈刀在这两种力的共同作用下 , 带动AI丝在被焊区的金属化层如(AI膜)表面迅速摩擦 , 使AI丝和AI膜表面产生塑性变形 , 这种形变也破坏了AI层界面的氧化层 , 使两个纯净的金属表面紧密接触达到原子间的结合 , 从而形成焊接 。主要焊接材料为铝线焊头 , 一般为楔形。
(3)金丝焊
球焊在引线键合中是最具代表性的焊接技术 , 因为现在的半导体封装二、三极管封装都采用AU线球焊 。而且它操作方便、灵活、焊点牢固(直径为25UM的AU丝的焊接强度一般为0.07~0.09N/点) , 又无方向性 , 焊接速度可高达15点/秒以上 。金丝焊也叫热(压)(超)声焊主要键合材料为金(AU)线焊头为球形故为球焊。
COB封装流程
第一步:扩晶 。采用扩张机将厂商提供的整张LED晶片薄膜均匀扩张 , 使附着在薄膜表面紧密排列的LED晶粒拉开 , 便于刺晶 。第二步:背胶 。将扩好晶的扩晶环放在已刮好银浆层的背胶机面上 , 背上银浆 。点银浆 。适用于散装LED芯片 。采用点胶机将适量的银浆点在PCB印刷线路板上 。第三步:将备好银浆的扩晶环放入刺晶架中 , 由操作员在显微镜下将LED晶片用刺晶笔刺在PCB印刷线路板上 。第四步:将刺好晶的PCB印刷线路板放入热循环烘箱中恒温静置一段时间 , 待银浆固化后取出(不可久置 , 不然LED芯片镀层会烤黄 , 即氧化 , 给邦定造成困难) 。如果有LED芯片邦定 , 则需要以上几个步骤;如果只有IC芯片邦定则取消以上步骤 。第五步:粘芯片 。用点胶机在PCB印刷线路板的IC位置上适量的红胶(或黑胶) , 再用防静电设备(真空吸笔或子)将IC裸片正确放在红胶或黑胶上 。第六步:烘干 。将粘好裸片放入热循环烘箱中放在大平面加热板上恒温静置一段时间 , 也可以自然固化(时间较长) 。第七步:邦定(打线) 。采用铝丝焊线机将晶片(LED晶粒或IC芯片)与PCB板上对应的焊盘铝丝进行桥接 , 即COB的内引线焊接 。第八步:前测 。使用专用检测工具(按不同用途的COB有不同的设备 , 简单的就是高精密度稳压电源)检测COB板 , 将不合格的板子重新返修 。第九步:点胶 。采用点胶机将调配好的AB胶适量地点到邦定好的LED晶粒上 , IC则用黑胶封装 , 然后根据客户要求进行外观封装 。第十步:固化 。将封好胶的PCB印刷线路板放入热循环烘箱中恒温静置 , 根据要求可设定不同的烘干时间 。第十一步:后测 。将封装好的PCB印刷线路板再用专用的检测工具进行电气性能测试 , 区分好坏优劣。
与其它封装技术相比 , COB技术价格低廉(仅为同芯片的1/3左右)、节约空间、工艺成熟 。但任何新技术在刚出现时都不可能十全十美 , COB技术也存在着需要另配焊接机及封装机、有时速度跟不上以及PCB贴片对环境要求更为严格和无法维修等缺点。
某些板上芯片(CoB)的布局可以改善IC信号性能 , 因为它们去掉了大部分或全部封装 , 也就是去掉了大部分或全部寄生器件 。然而 , 伴随着这些技术 , 可能存在一些性能问题 。在所有这些设计中 , 由于有引线框架片或BGA标志 , 衬底可能不会很好地连接到VCC或地 。可能存在的问题包括热膨胀系数(CTE)问题以及不良的衬底连接。30多年前 , “倒装芯片”问世 。当时为其冠名为“C4” , 即“可控熔塌芯片互连”技术 。该技术首先采用铜 , 然后在芯片与基板之间制作高铅焊球 。铜或高铅焊球与基板之间的连接通过易熔焊料来实现 。此后不久出现了适用于汽车市场的“封帽上的柔性材料(FOC)”;还有人采用Sn封帽 , 即蒸发扩展易熔面或E3工艺对C4工艺做了进一步的改进 。C4工艺尽管实现起来比较昂贵(包括许可证费用与设备的费用等) , 但它还是为封装技术提供了许多性能与成本优势 。与引线键合工艺不同的是 , 倒装芯片可以批量完成 , 因此还是比较划算。
由于新型封装技术和工艺不断以惊人的速度涌现 , 因此完成具有数千个凸点的芯片设计目前已不存在大的技术障碍小封装技术工程师可以运用新型模拟软件轻易地完成各种电、热、机械与数学模拟 。此外 , 以前一些世界知名公司专为内部使用而设计的专用工具目前已得到广泛应用 。为此设计人员完全可以利用这些新工具和新工艺最大限度地提高设计性 , 最大限度地缩短面市的时间。
无论人们对此抱何种态度 , 倒装芯片已经开始了一场工艺和封装技术革命 , 而且由于新材料和新工具的不断涌现使倒装芯片技术经过这么多年的发展以后仍能处于不断的变革之中 。为了满足组装工艺和芯片设计不断变化的需求 , 基片技术领域正在开发新的基板技术 , 模拟和设计软件也不断更新升级 。因此 , 如何平衡用最新技术设计产品的愿望与以何种适当款式投放产品之间的矛盾就成为一项必须面对的重大挑战 。由于受互连网带宽不断变化以及下面列举的一些其它因素的影响 , 许多设计人员和公司不得不转向倒装芯片技术。
其它因素包括:
①减小信号电感——40Gbps(与基板的设计有关);②降低电源/接地电感;③提高信号的完整性;④最佳的热、电性能和最高的可靠性;⑤减少封装的引脚数量;⑥超出引线键合能力 , 外围或整个面阵设计的高凸点数量;⑦当节距接近200μm设计时允许;S片缩小(受焊点限制的芯片);⑧允许BOAC设计 , 即在有源电路上进行凸点设计。

芯片封装是什么?
集成电路芯片上面的封装物是什么?? 50分
集成电路封装的作用之一就是对芯片进行环境保护 , 避免芯片与外部空气接触 。因此必须根据不同类别的集成电路的特定要求和使用场所 , 采取不同的加工方法和选用不同的封装材料 , 才能保证封装结构气密性达到规定的要求 。集成电路早起的封装材料是采用有机树脂和蜡的混合定 , 用充填或灌注的方法来实现封装的 , 显然可靠性很差 。也曾应用橡胶来进行密封 , 由于其耐热、耐油及电性能都不理想而被淘汰 。目前使用广泛、性能最为可靠的气密密封材料是玻璃-金属封接、陶瓷-金属封装和低熔玻璃-陶瓷封接 。处于大量生产和降低成本的需要 , 塑料模型封装已经大量涌现 , 它是以热固性树脂通过模具进行加热加压来完成的 , 其可靠性取决于有机树脂及添加剂的特性和成型条件 , 但由于其耐热性较差和具有吸溼性 , 还不能与其他封接材料性能相当 , 尚属于半气密或非气密的封接材料 。随着芯片技术的成熟和芯片成品率的迅速提高 , 后部封接成本占整个集成电路成本的比重也愈来愈大 , 封装技术的变化和发展日新月异 , 令人目不暇接 。
pcb的芯片封装是什么啊?
每个芯片都有datasheet , datashe工t上会有应用描述 , 结构封装 , 料号等描述 。在Power PCB里面做Decal时 , 需要参考datasheet里面的结构封装描述 , 里面有写每个焊盘的尺寸 , 形状 , 顺序等 。
芯片的封装是怎么区别的 。
芯片封装方式一览:
1、BGA(ball grid array)
球形触点陈列 , 表面贴装型封装之一 。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚 , 在印刷基板的正面装配LSI 芯片 , 然后用模压树脂或灌封方法进行密封 。也称为凸点陈列载体(PAC) 。引脚可超过200 , 是多引脚LSI 用的一种封装 。封装本体也可做得比QFP(四侧引脚扁平封装)小 。例如 , 引脚中心距为1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方 。而且BGA 不 用担心QFP 那样的引脚变形问题 。该封装是美国Motorola 公司开发的 , 首先在便携式电话等设备中被采用 , 今后在美国有可能在个人计算机中普及 。最初 , BGA 的引脚(凸点)中心距为1.5mm , 引脚数为225 。现在也有一些LSI 厂家正在开发500 引脚的BGA 。BGA 的问题是回流焊后的外观检查 。现在尚不清楚是否有效的外观检查方法 。有的认为 , 由于焊接的中心距较大 , 连接可以看作是稳定的 , 只能通过功能检查来处理 。美国Motorola 公司把用模压树脂密封的封装称为OMPAC , 而把灌封方法密封的封装称为GPAC(见OMPAC 和GPAC) 。
2、BQFP(quad flat package with bumper)
带缓冲垫的四侧引脚扁平封装 。QFP 封装之一 , 在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形 。美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装 。引脚中心距0.635mm , 引脚数从84 到196 左右(见QFP) 。
3、碰焊PGA(butt joint pin grid array)
表面贴装型PGA 的别称(见表面贴装型PGA) 。
4、C-(ceramic)
表示陶瓷封装的记号 。例如 , CDIP 表示的是陶瓷DIP 。是在实际中经常使用的记号 。
5、Cerdip
用玻璃密封的陶瓷双列直插式封装 , 用于ECL RAM , DSP(数字信号处理器)等电路 。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等 。引脚中心距2.54mm , 引脚数从8 到42 。在日本 , 此封装表示为DIP-G(G 即玻璃密封的意思) 。
6、Cerquad
表面贴装型封装之一 , 即用下密封的陶瓷QFP , 用于封装DSP 等的逻辑LSI 电路 。带有窗口的Cerquad 用于封装EPROM 电路 。散热性比塑料QFP 好 , 在自然空冷条件下可容许1.5~ 2W 的功率 。但封装成本比塑料QFP 高3~5 倍 。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm 等多种规格 。引脚数从32 到368 。
7、CLCC(ceramic leaded chip carrier)
带引脚的陶瓷芯片载体 , 表面贴装型封装之一 , 引脚从封装的四个侧面引出 , 呈丁字形 。
带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等 。此封装也称为QFJ、QFJ-G(见QFJ) 。
8、COB(chip on board)
板上芯片封装 , 是裸芯片贴装技术之一 , 半导体芯片交接贴装在印刷线路板上 , 芯片与基板的电气连接用引线缝合方法实现 , 芯片与基板的电气连接用引线缝合方法实现 , 并用树脂覆盖以确保可靠性 。虽然COB 是最简单的裸芯片贴装技术 , 但它的封装密度远不如TAB 和倒片焊技术 。
9、DFP(dual flat package)
双侧引脚扁平封装 。是S......>>
芯片封装原理是什么?
采用黑胶的封装 , 是指COB(Chip On Board)封装吧 。
COB封装流程如下:
第一步:扩晶 。采用扩张机将厂商提供的整张LED晶片薄膜均匀扩张 , 使附着在薄膜表面紧密排列的LED晶粒拉开 , 便于刺晶 。
第二步:背胶 。将扩好晶的扩晶环放在已刮好银浆层的背胶机面上 , 背上银浆 。点银浆 。适用于散装LED芯片 。采用点胶机将适量的银浆点在PCB印刷线路板上 。
第三步:将备好银浆的扩晶环放入刺晶架中 , 由操作员在显微镜下将LED晶片用刺晶笔刺在PCB印刷线路板上 。
第四步:将刺好晶的PCB印刷线路板放入热循环烘箱中恒温静置一段时间 , 待银浆固化后取出(不可久置 , 不然LED芯片镀层会烤黄 , 即氧化 , 给邦定造成困难) 。如果有LED芯片邦定 , 则需要以上几个步骤;如果只有IC芯片邦定则取消以上步骤 。
第五步:粘芯片 。用点胶机在PCB印刷线路板的IC位置上适量的红胶(或黑胶) , 再用防静电设备(真空吸笔或子)将IC裸片正确放在红胶或黑胶上 。
第六步:烘干 。将粘好裸片放入热循环烘箱中放在大平面加热板上恒温静置一段时间 , 也可以自然固化(时间较长) 。
第七步:邦定(打线) 。采用铝丝焊线机将晶片(LED晶粒或IC芯片)与PCB板上对应的焊盘铝丝进行桥接 , 即COB的内引线焊接 。
第八步:前测 。使用专用检测工具(按不同用途的COB有不同的设备 , 简单的就是高精密度稳压电源)检测COB板 , 将不合格的板子重新返修 。
第九步:点胶 。采用点胶机将调配好的AB胶适量地点到邦定好的LED晶粒上 , IC则用黑胶封装 , 然后根据客户要求进行外观封装 。
第十步:固化 。将封好胶的PCB印刷线路板放入热循环烘箱中恒温静置 , 根据要求可设定不同的烘干时间 。
第十一步:后测 。将封装好的PCB印刷线路板再用专用的检测工具进行电气性能测试 , 区分好坏优劣 。
第十二步:打磨 。根据客户对产品厚度的要求进行打磨(一般为软性PCB) 。
第十三步:清洗 。对产品进行洁净清洗 。
第十四步:风干 。对洁净后的产品二次风干 。
第十五步:测试 。成功于否就在这一步解定了 , (坏片没有更好的办法补救了) 。
第十六步:切割 。将大PCB切割成客户所需大小
第十七步:包装、出厂 。对产品进行包装 。
黑胶的熔点比较低 , 在矗装时先把导线等用黑胶封装起来 , 然后装上芯片等较容易坏的原件 , 在加入一次黑胶 , 因为后一次加注的黑胶较少 , 保证了封装不会损伤原件 。
芯片封装的介绍
安装半导体集成电路芯片用的外壳 , 起著安放、固定、密封、保护芯片和增强电热性能的作用 , 而且还是沟通芯片内部世界与外部电路的桥梁——芯片上的接点用导线连接到封装外壳的引脚上 , 这些引脚又通过印制板上的导线与其他器件建立连接 。因此 , 封装对CPU和其他LSI集成电路都起着重要的作用
芯片封装用什么材料
最主要的是环氧树脂和陶瓷 。
芯片的封装DIP和SOP有什么区别呢
前者是双列直插封装 , 后者是最常见的一种贴片封装 。如下图(标N的是DIP , 标D的是SOP)——
半导体封装 , 半导体封装是什么意思
半导体封装简介:
半导体生产流程由晶圆制造、晶圆测试、芯片封装和封装后测试组成 。半导体封装是指将通过测试的晶圆按照产品型号及功能需求加工得到独立芯片的过程 。封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后 , 被切割为小的晶片(Die) , 然后将切割好的晶片用胶水贴装到相应的基板(引线框架)架的小岛上 , 再利用超细的金属(金、锡、铜、铝)导线或者导电性树脂将晶片的接合焊盘(Bond Pad)连接到基板的相应引脚(Lead),并构成所要求的电路;然后再对独立的晶片用塑料外壳加以封装保护 , 塑封之后 , 还要进行一系列操作 , 如后固化(Post Mold Cure)、切筋和成型(Trim&Form)、电镀(Plating)以及打印等工艺 。封装完成后进行成品测试 , 通常经过入检(Ining)、测试(Test)和包装(Packing)等工序 , 最后入库出货 。典型的封装工艺流程为:划片 装片 键合 塑封 去飞边 电镀 打印 切筋和成型 外观检查 成品测试 包装出货 。
1 半导体器件封装概述
电子产品是由半导体器件(集成电路和分立器件)、印刷线路板、导线、整机框架、外壳及显示等部分组成 , 其中集成电路是用来处理和控制信号 , 分立器件通常是信号放大 , 印刷线路板和导线是用来连接信号 , 整机框架外壳是起支撑和保护作用 , 显示部分是作为与人沟通的接口 。所以说半导体器件是电子产品的主要和重要组成部分 , 在电子工业有“工业之米"的美称 。
我国在上世纪60年代自行研制和生产了第一台计算机 , 其占用面积大约为100 m2以上 , 现在的便携式计算机只有书包大小 , 而将来的计算机可能只与钢笔一样大小或更小 。计算机体积的这种迅速缩小而其功能越来越强大就是半导体科技发展的一个很好的佐证 , 其功劳主要归结于:(1)半导体芯片集成度的大幅度提高和晶圆制造(Wafer fabrication)中光刻精度的提高 , 使得芯片的功能日益强大而尺寸反而更小;(2)半导体封装技术的提高从而大大地提高了印刷线路板上集成电路的密集度 , 使得电子产品的体积大幅度地降低 。
半导体组装技术(Assembly technology)的提高主要体现在它的封装型式(Package)不断发展 。通常所指的组装(Assembly)可定义为:利用膜技术及微细连接技术将半导体芯片(Chip)和框架(Leadframe)或基板(Sulbstrate)或塑料薄片(Film)或印刷线路板中的导体部分连接以便引出接线引脚 , 并通过可塑性绝缘介质灌封固定 , 构成整体立体结构的工艺技术 。它具有电路连接 , 物理支撑和保护 , 外场屏蔽 , 应力缓冲 , 散热 , 尺寸过度和标准化的作用 。从三极管时代的插入式封装以及20世纪80年代的表面贴装式封装 , 发展到现在的模块封装 , 系统封装等等 , 前人已经研究出很多封装形式 , 每一种新封装形式都有可能要用到新材料 , 新工艺或新设备 。
驱动半导体封装形式不断发展的动力是其价格和性能 。电子市场的最终客户可分为3类:家庭用户、工业用户和国家用户 。家庭用户最大的特点是价格便宜而性能要求不高;国家用户要求高性能而价格通常是普通用户的几十倍甚至几千倍 , 主要用在军事和航天等方面;工业用户通常是价格和性能都介于以上两者之间 。低价格要求在原有的基础上降低成本 , 这样材料用得越少越好 , 一次性产出越大越好 。高性能要求产品寿命长 , 能耐高低温及高溼度等恶劣环境 。半导体生产厂家时时刻刻都想方设法降低成本和提高性能 , 当然也有其它的因素如环保要求和专利问题迫使他们改变封装型式 。
2 封装的作用
封装(Package)对于芯片来说是必须的 , 也是至关重要的 。封装也可以说是指安装半导体集成......>>
这种芯片属于什么封装类型 。
绑定封装 , 俗称牛屎 , 最便宜 , 容易受潮导致失效 。
常见芯片封装有哪几种
一、DIP双列直插式封装
DIP(DualIn-line Package)是指采用双列直插形式封装的集成电路芯片 , 绝大多数中小规模集成电路(IC)均采用这种封装形式 , 其引脚数一般不超过100个 。采用DIP封装的CPU芯片有两排引脚 , 需要插入到具有DIP结构的芯片插座上 。当然 , 也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接 。DIP封装的芯片在从芯片插座上插拔时应特别小心 , 以免损坏引脚 。
DIP封装具有以下特点:
1.适合在PCB(印刷电路板)上穿孔焊接 , 操作方便 。
2.芯片面积与封装面积之间的比值较大 , 故体积也较大 。
Intel系列CPU中8088就采用这种封装形式 , 缓存(Cache)和早期的内存芯片也是这种封装形式 。
二、QFP塑料方型扁平式封装和PFP塑料扁平组件式封装
QFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小 , 管脚很细 , 一般大规模或超大型集成电路都采用这种封装形式 , 其引脚数一般在100个以上 。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来 。采用SMD安装的芯片不必在主板上打孔 , 一般在主板表面上有设计好的相应管脚的焊点 。将芯片各脚对准相应的焊点 , 即可实现与主板的焊接 。用这种方法焊上去的芯片 , 如果不用专用工具是很难拆卸下来的 。
PFP(Plastic Flat Package)方式封装的芯片与QFP方式基本相同 。唯一的区别是QFP一般为正方形 , 而PFP既可以是正方形 , 也可以是长方形 。
QFP/PFP封装具有以下特点:
1.适用于SMD表面安装技术在PCB电路板上安装布线 。
2.适合高频使用 。
3.操作方便 , 可靠性高 。
4.芯片面积与封装面积之间的比值较小 。
Intel系列CPU中80286、80386和某些486主板采用这种封装形式 。
三、PGA插针网格阵列封装
PGA(Pin Grid Array Package)芯片封装形式在芯片的内外有多个方阵形的插针 , 每个方阵形插针沿芯片的四周间隔一定距离排列 。根据引脚数目的多少 , 可以围成2-5圈 。安装时 , 将芯片插入专门的PGA插座 。为使CPU能够更方便地安装和拆卸 , 从486芯片开始 , 出现一种名为ZIF的CPU插座 , 专门用来满足PGA封装的CPU在安装和拆卸上的要求 。
ZIF(Zero Insertion Force Socket)是指零插拔力的插座 。把这种插座上的扳手轻轻擡起 , CPU就可很容易、轻松地插入插座中 。然后将扳手压回原处 , 利用插座本身的特殊结构生成的挤压力 , 将CPU的引脚与插座牢牢地接触 , 绝对不存在接触不良的问题 。而拆卸CPU芯片只需将插座的扳手轻轻擡起 , 则压力解除 , CPU芯片即可轻松取出 。
PGA封装具有以下特点:
1.插拔操作更方便 , 可靠性高 。
2.可适应更高的频率 。
Intel系列CPU中 , 80486和Pentium、Pentium Pro均采用这种封装形式 。
四、BGA球栅阵列封装
随着集成电路技术的发展 , 对集成电路的封装要求更加严格 。这是因为封装技术关系到产品的功能性 , 当IC的频率超过100MHz时 , 传统封装方式可能会产生所谓的“CrossTalk”现象 , 而且当IC的管脚数大于208 Pin时 , 传统的封装方式有其困难度 。因此 , 除使用QFP封装方式外 , 现今大多数的高脚数芯片(如图形芯片与芯片组等)皆转而使用BGA(Ball Grid Array Package)封装技术 。BGA一出现便成为CPU、主板上南/北桥芯片等高密度、高性能、多引......>>
【芯片封装的封装步骤 芯片封装工艺流程】关于芯片封装和芯片封装工艺流程的内容就分享到这儿!更多实用知识经验 , 尽在 www.hubeilong.com